PL のパフォーマンスの向上 - 2023.2 日本語

Versal アダプティブ SoC システム統合および検証設計手法ガイド (UG1388)

Document ID
UG1388
Release Date
2023-11-15
Version
2023.2 日本語

PL のパフォーマンスは、次のデザイン特性により定義されます。

  • Vivado インプリメンテーション ツールで達成可能な最大クロック周波数
  • 有限ステート マシン (FSM) またはパイプライン処理の量が原因で、さまざまな RTL ブロックを介するレイテンシ
  • 達成された QoS と接続されたブロックのトラフィック パターンでの NoC 効率
  • 熱設定、デザインのトグル レート、リソース使用率、動作クロック周波数、およびターゲット スピード グレードでの消費電力

消費電力バジェットを満たしながら最大 PL クロック周波数を向上するには、次を実行します。

  • 従来の解析およびクロージャ テクニックを使用
  • NoC 内のデータ移動を解析
  • ハードウェアで計測される帯域幅とトラフィック パターンが、デザインの作成中に生成されたシミュレーション結果と一致することを検証