このガイドの補足情報は、次の資料を参照してください。
- 『Versal アダプティブ SoC テクニカル リファレンス マニュアル』 (AM011)
- 『Versal アダプティブ SoC NoC および Integrated Memory Controller NPI レジスタ リファレンス』 (AM019)
- 『AXI Verification IP LogiCORE IP 製品ガイド』 (PG267)
- 『Versal Adaptive SoC Programmable Network on Chip and Integrated Memory Controller LogiCORE IP 製品ガイド』 (PG313)
- 『Versal Adaptive SoC Transceivers Wizard LogiCORE IP 製品ガイド』 (PG331)
- 『Virtual Input/Output (VIO) with AXI4-Stream Interface LogiCORE IP 製品ガイド』 (PG364)
- 『Vivado Design Suite Tcl コマンド リファレンス ガイド』 (UG835)
- 『Vivado Design Suite ユーザー ガイド: ロジック シミュレーション』 (UG900)
- 『Vivado Design Suite ユーザー ガイド: 合成』 (UG901)
- 『Vivado Design Suite ユーザー ガイド: 制約の使用』 (UG903)
- 『Vivado Design Suite ユーザー ガイド: インプリメンテーション』 (UG904)
- 『Vivado Design Suite ユーザー ガイド: デザイン解析およびクロージャ テクニック』 (UG906)
- 『Vivado Design Suite ユーザー ガイド: 消費電力解析および最適化』 (UG907)
- 『Vivado Design Suite ユーザー ガイド: プログラムおよびデバッグ』 (UG908)
- 『Vivado Design Suite: プロパティ リファレンス ガイド』 (UG912)
- 『UltraFast 設計手法ガイド ( FPGA および SoC 用)』 (UG949)
- 『Vivado Design Suite ユーザー ガイド: IP インテグレーターを使用した IP サブシステムの設計』 (UG994)
- 『AI エンジン ツールおよびフロー ユーザー ガイド』 (UG1076)
- 『AI エンジン カーネルおよびグラフ プログラミング ガイド』 (UG1079)
- 『Versal アダプティブ SoC デザイン ガイド』 (UG1273)
- 『Versal アダプティブ SoC システム ソフトウェア開発者向けガイド』 (UG1304)
- 『Versal アダプティブ SoC ハードウェア、IP、およびプラットフォーム開発設計手法ガイド』 (UG1387)
- 『Vitis 統合ソフトウェア プラットフォームの資料: アプリケーション アクセラレーション開発』 (UG1393)
- 『Vitis 高位合成ユーザー ガイド』 (UG1399)
- 『Vitis 統合ソフトウェア プラットフォームの資料: エンベデッド ソフトウェア開発』 (UG1400)
- 『Versal アダプティブ SoC システムおよびソリューション プランニング設計手法ガイド』 (UG1504)
- 『Versal アダプティブ SoC ボード システム設計手法ガイド』 (UG1506)
- 『SmartLynq+ モジュール ユーザー ガイド』 (UG1514)