ボード設計でのヒント - 2023.2 日本語

Versal アダプティブ SoC ボード システム設計手法ガイド (UG1506)

Document ID
UG1506
Release Date
2023-11-15
Version
2023.2 日本語

ボード設計では、コンフィギュレーションだけでなく、どのインターフェイスおよびピンがデバッグに役立つかを考慮することが重要です。たとえば、AMDでは、JTAG が主なコンフィギュレーション モードでない場合でも、ボードの JTAG インターフェイスにアクセスできるようにしておくことをお勧めします。JTAG インターフェイスを使用すると、デバイス ID およびデバイス DNA 情報を確認し、デバッグ用に主なステータス レジスタを読み出すことができます。プロトタイプ時には、このインターフェイスを使用して間接フラッシュ プログラム ソリューションをイネーブルにできます。

また、ERROR_OUT や DONE などの信号は、デバイス コンフィギュレーションのデバッグに重要です。AMDでは、DONE 信号を LED ドライバーおよびプルアップを使用して LED に接続することをお勧めします。

推奨される JTAG インターフェイス アクセスおよびプルアップ値は、 『Versal アダプティブ SoC PCB デザイン ユーザー ガイド』 (UG863)このセクションおよび 『Versal アダプティブ SoC 回路図レビュー チェックリスト』 (XTP546) を参照してください。