[Power Supply] パネルの使用 - 2023.2 日本語

Xilinx Power Estimator ユーザー ガイド (UG440)

Document ID
UG440
Release Date
2023-10-19
Version
2023.2 日本語

Power Supply パネルでは、異なる電源ソースにおけるデバイスの消費電力の見積もり値を示します。たとえば、この情報を使用して、レギュレータなどの電力供給コンポーネントのサイズを見直すことができます。このパネルの値は、内部ロジックで必要なすべての電力、および外部のボード終端などの AMD デバイス外部で消費される電力が含まれます。また、スタティック消費電力とダイナミック消費電力の両方が含まれます。

このパネルを使用して個々の電圧をサポート範囲内に調整すると、XPE が必要な電流量を計算して表示します。

重要: [Device] 表の [Process] で [Maximum] が選択されているときに、パワーオン時の電源電流値のいずれかが動作時の電流要件の見積もり値を超えた場合、[Power Supply] パネルには、最小のパワーオン時電源要件が青色で表示されます。電流値のいずれかが青色で表示された場合、[Power Supply] パネルに表示される総消費電力と [Summary] パネルに表示される [Total On-Chip Power] の値は一致しません。
重要: 最大プロセスの場合、ほかにもさまざまな要因が電流に影響を与えるため、レールごとの消費電力は [Total On-Chip Power] の値と一致しません。
最大パッケージ電流に対するアラート
この機能は、RFSoC および MPSoC デバイスを含む UltraScale+ ファミリにのみ適用されます。見積もられた電流が選択したパッケージの最大電流仕様を超えると、VCCINT の合計電流のセルが赤色に変わります。

AMD デバイスに電源を供給するには、複数の電源が必要です。表 1 では、デバイス リソースに電力を供給する電圧ソースを示します。AMD デバイス ポートフォリオ内で使用可能なデバイスは異なるので、この表に記載されている内容はあくまでガイドラインとして参照してください。

表 1. FPGA リソースおよびその電源
電源 電力を使うリソース
VCCINT
  • すべての CLB リソース
  • すべての配線リソース
  • クロック ツリー全体 (すべてのクロック バッファーを含む)
  • ブロック RAM/FIFO
  • DSP スライス
  • すべての入力バッファー
  • IOB 内のロジック エレメント (ILOGIC/OLOGIC)
  • PowerPC™ プロセッサ 1
  • Tri-Mode Ethernet MAC 1
  • クロック マネージャー (MMCM、PLL、DCM など) 1
  • MGT の PCIe および PCS 部分
VCCBRAM 3 ブロック RAM のメモリ アレイ
VCCO 2
  • すべての出力バッファー
  • 一部の入力バッファー
  • 入力終端
  • DCI の基準抵抗

VCCAUX

VCCAUX_IO 4

  • クロック マネージャー (MMCM、PLL、DCM など)(1)
  • IODELAY/IDELAYCTRL
  • すべての出力バッファー
  • 差動入力バッファー
  • VREF ベースのシングルエンド I/O 規格 (HSTL18_I など)
  • Phaser 1

MGTAVCC

MGTAVTT

MGTVCCAUX

VCCINT_GT

  • トランシーバーの PMA 回路のアナログ電源電圧
  • トランシーバー終端回路
  • クワッド PLL
  • GTM コア電源

VCCPINT

VCCPAUX

VCCPLL

VCCO_DDR

VCCO_MIO

  • Zynq 7000 SoC:
    • プロセッサ
    • メモリ
    • I/O
    • ペリフェラル
    • AXI インターフェイス

VCC_PSINTFP

VCC_PSINTLP

VCC_PSAUX

VCCPSINTFP_DDR

VCC_PSPLL

VPS_MGTRAVCC

VPS_MGTRAVTT

VCCO_PSDDR

VCCO_PSDDR_PLL

VCCO_PSIO

VCCINT_VCU

  • Zynq UltraScale+ MPSoC:
    • プロセッサ
    • メモリ
    • I/O
    • ペリフェラル
VCCINT_IO
  • HPIO バンクの入力バッファー
  • HPIO バンクの出力バッファー
  • ISERDES/OSERDES
  • IDDR、ODDR
  • IFF、OFF
  • IDELAY、ODELAY
  • BITSLICE - すべてのコンポーネント
  • HBM
    • HBM AXI スイッチ
    • HBM MC
    • PHY
    • クロック
    • IO (読み出しおよび書き込み)
  1. これらのリソースは、一部のデバイス ファミリでのみ使用可能です。詳細は、各デバイスのデータシートおよびユーザー ガイドを参照してください。
  2. バンク 0 の VCCO (VCCO_0 または VCCO_CONFIG) は、バンク 0 のすべての I/O およびコンフィギュレーション回路に電力を供給します。詳細は、各デバイスのユーザー ガイドを参照してください。
  3. AMD 7 シリーズ ブロック RAM/FIFO のみです。
  4. AMD 7 シリーズ の HP (High Performance) I/O バンクのみです。