この資料に関連する設計プロセス - 2023.2 日本語

Xilinx Power Estimator ユーザー ガイド (UG440)

Document ID
UG440
Release Date
2023-10-19
Version
2023.2 日本語

AMD アダプティブ コンピューティングの資料は、開発タスクに関連する内容を見つけやすいように、標準設計プロセスに基づいて構成されています。AMD Versal™ アダプティブ SoC の設計プロセスに関する資料は、デザイン ハブ ページからアクセスできます。また、デザイン フロー アシスタントを活用すると、デザイン フローの理解を深め、自身のデザイン ニーズに合ったコンテンツを見つけることができます。

システム/ソリューション プランニング
システム レベルのコンポーネント、パフォーマンス、I/O、およびデータ転送要件を特定します。ソリューションの PS、PL、および AI エンジン へのアプリケーション マップも含まれます。 この資料内の設計プロセス関連のトピックは、次のとおりです。
ハードウェア、IP、プラットフォーム開発
ハードウェア プラットフォーム用の PL IP ブロックの作成、PL カーネルの作成、論理シミュレーション、および AMD Vivado™ タイミング、リソース使用、消費電力クロージャの評価を実行します。システム統合用のハードウェア プラットフォームの開発も含まれます。 この設計プロセスに該当するトピックは、次のとおりです。
システムの統合と検証
システムを統合し、タイミング、リソース使用、消費電力クロージャを含むシステムの機能的なパフォーマンスを検証します。 この設計プロセスに該当するトピックは、次のとおりです。
ボード システム設計
回路図およびボード レイアウトを使用して PCB を設計します。消費電力、熱、およびシグナル インテグリティに関する考慮事項も含まれます。 この設計プロセスに該当するトピックは、次のとおりです。