パワー マネージメント シナリオ

Versal アダプティブ SoC PCB デザイン ユーザー ガイド (UG863)

Document ID
UG863
Release Date
2024-04-01
Revision
1.8 日本語

各レールの電源はそれぞれ専用の電圧レギュレータ モジュール (VRM) で供給できますが、電圧が同じ電源レールの場合はまとめた方がコストとエリアを抑えることができます。AMDは 2 つのパワー マネージメント シナリオを定義しており、デザイン要件に応じてこれらを使い分けることができます。これらのパワー マネージメント シナリオは、コア電圧、およびプロセッシング システム (PS) に高電圧を供給するかどうかによって、より細かいサブカテゴリに分類されます。

最小限の電源レール
このカテゴリは、ボード上のレギュレータと電源レールの数を減らすことを目的としています。これにより、複雑さが緩和され、コンポーネント数、ボード スペースを抑えることができますが、その一方で個々のレールへの電源供給の柔軟性は低下します。
完全なパワー マネージメント
このカテゴリは、個々のレールへの電源供給の柔軟性を最大限に高めることによって消費電力を削減することを目的としています。その一方で複雑さ、コンポーネント数、ボード スペースは増します。

各シナリオの詳細な説明、レールのシーケンス要件、レールのグループ分け、電圧値、電圧誤差、および図表は Power Design Manager (PDM) ツール (japan.xilinx.com/power からダウンロード) で確認してください。ユーザーによる消費電力見積もりの一部として PDM ツールを利用することで、電源システム デザインの堅牢性が最大限に向上します。

注記: 各シナリオでサポートされる電源レール グループを使用した電力供給リファレンス デザインは、消費電力削減ページから入手できます。