Vivado システムレベル デザイン フロー - 2023.2 日本語

Vivado Design Suite ユーザー ガイド: デザイン フローの概要 (UG892)

Document ID
UG892
Release Date
2023-10-19
Version
2023.2 日本語

このユーザー ガイドでは、AMD Vivado™ Design Suite を使用して新しいデザインを作成し、AMD デバイスにプログラムする概要が説明されています。また、デザイン ソースや IP コアの準備、インプリメンテーション、管理という点に触れながら、使用モデル、デザイン機能、ツール オプションを簡単に説明します。

Vivado Design Suite では、AMD デバイス デザインのインプリメンテーションおよび検証に関するタスクをさまざまな方法で実行できます。「RTL からビット-ストリームまでのデザイン フロー」に示すように、従来のレジスタ転送レベル (RTL) からビットストリーム FPGA デザイン フローを使用できるほか、「その他の RTL からビット-ストリームまでのデザイン フロー」に示すような、IP (Intellectual Property) 中心のデザインや C ベースのデザインに焦点を置いたシステム レベルの統合フローも使用できます。

デザインの解析および検証は、フローの各段階で実行できます。デザイン解析機能には、ロジック シミュレーション、I/O およびクロック プランニング、消費電力解析、制約定義、タイミング解析、デザイン ルール チェック (DRC)、デザイン ロジックの表示、インプリメンテーション結果の解析と変更、およびプログラムおよびデバッグなどがあります。

次の資料および QuickTake ビデオには、Vivado Design Suite フローに関するその他の情報が含まれます。

Vivado 統合設計環境 (IDE) というグラフィカル ユーザー インターフェイス (GUI) に、ソリューション全体が統合されています。Vivado IDE では、デザインおよび IP を作成、インプリメント、および検証するインターフェイスが提供されています。また、すべてのフローは Tcl コマンドを使用しても実行できます。Tcl コマンドは、Vivado IDE の Tcl コンソールまたは Vivado Design Suite Tcl シェルから使用できます。Tcl スクリプトを使用して、デザイン解析を含むデザイン フロー全体を実行したり、フローの一部のみを実行できます。