I/O プランニング プロジェクトの作成 - 2023.2 日本語

Vivado Design Suite ユーザー ガイド: システム レベル デザイン入力 (UG895)

Document ID
UG895
Release Date
2023-10-19
Version
2023.2 日本語

I/O プランニング プロジェクトは、システム レベル デザインのデバイス ピン配置を指定するために使用します。このタイプのプロジェクトは、HDL または合成済みネットリストを完了する前に作成できます。たとえば、システム レベルまたは PCB 設計者とデザイン情報を共有する目的などに使用できます。I/O プランニングの詳細は、 『Vivado Design Suite ユーザー ガイド: I/O およびクロック プランニング』 (UG899) を参照してください。

  1. プロジェクトの作成 の手順に従ってプロジェクトを作成します。
  2. Project Type ページで、I/O Planning Project を選択して、Next をクリックします。
  3. オプション: Import Ports ダイアログ ボックスで次のオプションを指定し、I/O ポート定義および制約をインポートするためのファイルを選択したら、Next をクリックします。
    Import CSV
    I/O 定義を含む CSV ファイルを選択します。CSV ファイルの詳細は、 『Vivado Design Suite ユーザー ガイド: I/O およびクロック プランニング』 (UG899) を参照してください。
    Import XDC
    I/O ポート関連の制約のみを含む XDC ファイルを選択します。
    Do not import I/O ports at this time
    空のプロジェクトを作成します。I/O は後ほど作成またはインポートできます。
    注記: RTL ヘッダーまたはソース ファイルを使用してデザインの I/O ピン プランニングを実行するには、RTL プロジェクトを使用します。


  4. Default Part ページで AMD パーツまたはターゲット デザイン プラットフォーム (TDP) ボードを選択し、Next をクリックします。
    Parts
    使用可能なデバイスがリストされます。デバイス リソースに関する情報が、表形式で表示されます。このリストでは、製品、ファミリ、サブファミリ、パッケージ、スピード グレード、および温度などのフィルターを使用して、デバイスを絞り込むことができます。Search フィールドを使用して、特定のデバイスを検出することもできます。
    Boards
    使用可能な TDP ボードと、そのボードで使用される AMD パーツがリストされます。I/O ピンのカウントや LUT およびフリップフロップの数、使用可能なブロック RAM などのデバイス リソースに関する情報が表形式で表示されます。リストは、VendorDisplay NameBoard Rev でフィルターをかけて表示させることもできます。Search フィールドを使用して、特定のボード タイプを検出することもできます。
  5. New Project Summary ページでプロジェクトを定義するために選択したオプションを確認したら、Finish をクリックします。
    注記: メモリ IP の I/O プランニングの詳細は、 『Vivado Design Suite ユーザー ガイド: I/O およびクロック プランニング』 (UG899) を参照してください。