System Generator での解析の実行 - 2020.2 日本語

Vivado Design Suite ユーザー ガイド: System Generator を使用したモデル ベースの DSP デザイン (UG897)

Document ID
UG897
Release Date
2020-11-18
Version
2020.2 日本語

System Generator はビット精度およびサイクル精度のモデリング ツールです。 Simulink® でデザインをシミュレーションすることで、その機能を検証できます。ただし、System Generator デザインがターゲットのザイリンクス デバイスにインプリメントされたときに正しく機能することを確認するための解析ツールが System Generator に統合されています。

タイミング解析
System Generator で生成された HDL ファイルがハードウェアで正しく動作することを確認するには、タイミング クロージャを達成する必要があります。このプロセスを迅速に実行できるようにするため、System Generator にタイミング解析が統合されています。
リソース解析
System Generator で生成された HDL ファイルがターゲット デバイスに収まることを確認するため、使用されているリソースを解析する必要がある場合があります。このプロセスを迅速に実行できるようにするため、System Generator にリソース解析が統合されています。
System Generator でのタイミング解析 System Generator でのタイミング解析の概要を説明します。
モデルでタイミング解析を実行する方法を説明します。
Timing Analyzer の表の行から、パス内の System Generator ブロックをハイライトしながら、Simulink モデルにクロスプローブする方法を説明します。
Timing Analyzer の表に既存のタイミング解析結果を開く方法を説明します。
デザインに発生したタイミング違反の原因を究明する方法を説明します。
System Generator でのリソース解析 System Generator でのリソース解析の概要を説明します。
モデルでリソース解析を実行する方法を説明します。
[Resource Analyzer] ダイアログ ボックスの表から Simulink モデルにクロスプローブし、デザイン内の該当するブロックまたはサブシステムをハイライトする方法を説明します。
[Resource Analyzer] ダイアログ ボックスの表に既存のリソース解析結果を開く方法を説明します。
リソース解析結果を使用してデザインのリソース使用率を最適化する方法を説明します。