ネットリスト I/O プランニング - 2023.2 日本語 - 2023.1 日本語

Vivado Design Suite ユーザー ガイド: I/O およびクロック プランニング (UG899)

Document ID
UG899
Release Date
2023-10-18
Version
2023.2 日本語

I/O プランニングは、合成済みネットリストでも実行できます。この方法では、合成済み RTL プロジェクトまたは合成後のネットリストから作成したネットリスト プロジェクトを使用します。I/O およびクロック プランニングは、できるだけ合成済みデザインで実行してください。Vivado ツールでは合成後にデザインに関するより詳細な情報を使用できるので、自動 I/O 配置やインタラクティブ配置モードを使用して、I/O ポートの割り当てを制御できます。[I/O Planning] レイアウトを使用して、デバイス パッケージの物理的なピンと、デバイス上の I/O バンクのダイ パッド間の関係を表示することもできます。

合成済みデザインを使用すると、PCB とAMD デバイス間の接続を最適化する際に適切な判断を下すことができるので、PCB またはシステム レベルの設計者と連携しやすくなり、MIPI やメモリ IP など、I/O 配置を割り当てる IP コアからの I/O 配置情報を組み込みやすくなります。また、合成後には生成クロックを含むすべてのクロックが定義されているので、Vivado Design Suite でクロック要件およびリソース使用率が認識され、より詳細な検証を実行できます。

注記: ネットリスト ベースの I/O プランニングは、合成済み RTL デザインまたは合成後のネットリスト プロジェクトで実行できます。合成後のプロジェクトの作成方法は、 『Vivado Design Suite ユーザー ガイド: システム レベル デザイン入力』 (UG895) の「合成後のプロジェクト」セクションを参照してください。