AMD FPGA には専用ハードウェア リソースがあり、多数のデザイン クロックを効率的にサポートできます。これらのクロックは、通常ボード上の外部コンポーネントにより生成され、入力ポートからデバイスに供給されます。
クロックは、クロック調整ブロックと呼ばれる次のプリミティブでも生成できます。
- MMCM
- PLL
- BUFR
LUT やレジスタなどの通常のセルでクロックを変換することも可能です。
次のセクションで、クロックのタイプ別に最適なクロック定義方法を説明します。
AMD FPGA には専用ハードウェア リソースがあり、多数のデザイン クロックを効率的にサポートできます。これらのクロックは、通常ボード上の外部コンポーネントにより生成され、入力ポートからデバイスに供給されます。
クロックは、クロック調整ブロックと呼ばれる次のプリミティブでも生成できます。
LUT やレジスタなどの通常のセルでクロックを変換することも可能です。
次のセクションで、クロックのタイプ別に最適なクロック定義方法を説明します。