デバッグの前に FPGA またはアダプティブ SoC デバイスをプログラムする手順は、「FPGA またはアダプティブ SoC のプログラム」で説明されている手順と同じです。IBERT コアを含む .pdi ファイルでデバイスをプログラムすると、[Hardware] ウィンドウにデバイスのスキャンで検出された IBERT コアのコンポーネント (RTL インスタンス名はかっこ内に含まれる) が表示されます。
重要:
UltraScale および UltraScale+ デザイン用の In-System IBERT IP を使用したデザインでは、[Hardware] ウィンドウに In-System IBERT コアが表示されます。
図 1. IBERT コアが表示された [Hardware] ウィンドウ