ネットワーク オン チップ - 2023.2 日本語

Vivado Design Suite ユーザー ガイド: Dynamic Function eXchange (UG909)

Document ID
UG909
Release Date
2023-11-15
Version
2023.2 日本語

ネットワーク オン チップ (NoC) は Versal デバイスの重要な新機能で、各デバイス全体での高速通信を可能にします。NoC エレメントは、CLB や BRAM などのほかの基本的なリソースと同様に、デザインのスタティック部分またはダイナミック部分に割り当てることができます。このセクションでは、DFX デザインでの NoC の異なる使用方法と、使用する際の規則および考慮事項を示します。

NoC は NMU、NSU、NPS、および NIDB で構成されます。NoC マスター ユニット (NMU) は、トラフィックの入力ポイントです。NoC スレーブ ユニット (NSU) は、トラフィックの出力ポイントです。ハードおよびソフト IP には、これらのマスターおよびスレーブ接続が複数あります。NoC Inter-Die-Bridge (NIDB) は、2 つの SLR (Super Logic Region) を接続し、ダイ間で広帯域幅を可能にします。NoC パケット スイッチ (NPS) はクロスバー スイッチで、ネットワークを構成するために使用されます。NoC 間インターフェイス (INI) は、2 つ NoC インスタンス (axi_noc または axis_noc) を接続します。INI リンクは、物理的な NoC 内の論理接続を表し、NoC コンパイラが呼び出されたときに解決されます。

Versal での NoC の詳細は、 『Versal Adaptive SoC Programmable Network on Chip and Integrated Memory Controller LogiCORE IP 製品ガイド』 (PG313) を参照してください。