手順 4: 結果の確認 - 2023.2 日本語

Vivado Design Suite チュートリアル: Dynamic Function eXchange (UG947)

Document ID
UG947
Release Date
2023-11-29
Version
2023.2 日本語

各 run を開いてデザイン結果を確認します。

  1. impl_std または impl_abs のいずれかを開いて、親コンフィギュレーションを確認します。このデザイン イメージには、RP Pblock の rp1rm1 の内容も含めた、フル スタティック デザインが含まれます。

  2. impl_std_child_2 の配線済みデザイン チェック ポイントを開きます。これには、親 run からのフル スタティック デザインに加え、2 カウンターのリコンフィギャラブル モジュールが含まれます。スタティック ロジックはロックされているので、オレンジ色で表示されます。

  3. impl_abs_child_2 の配線済みデザイン チェック ポイントを開きます。これは、前の手順の child_2 と同じリコンフィギャラブル モジュールですが、ここではオレンジのロックされたスタティック ロジックが、リコンフィギャラブル パーティションの Pblock 周辺で最小限のロジックおよび配線セットに削減されています。

  4. 最後に、この Pblock を囲む拡張された配線領域を表示する可視化スクリプトを読み込みます。
    cd ./dfx_debug_abs/dfx_debug_abs.runs/impl_std/hd_visual
    source pblock_rp1_Routing_AllTiles.tcl
    


ユーザー定義のリコンフィギャラブル Pblock が 1 つのクロック領域に揃っていることを示す前の画像と比較してみてください。この図は、Pblock の範囲が隣接するクロック領域に左右に広がり、配線リソースを取得して配線性を向上させていることを示しています。この場合、パーシャル ビットストリームにさらに 2 つの完全なクロック領域を追加する必要があり、サイズが 3 倍以上になるため、クロック領域は上下には拡張されません。