SLR の境界をまたぐレジスタ間の接続を高パフォーマンスにするには、HDL コードに適切なパイプライン処理を記述して、合成で制御する必要があります。これにより、シフト レジスタ LUT (SRL) の推論およびその他の最適化が、SLR 境界をまたぐ必要のあるロジック パスでは実行されなくなります。この方法でコードを変更し、Pblock を適切に使用することにより、SLR の境界を超える箇所が定義されます。
SLR の境界をまたぐレジスタ間の接続を高パフォーマンスにするには、HDL コードに適切なパイプライン処理を記述して、合成で制御する必要があります。これにより、シフト レジスタ LUT (SRL) の推論およびその他の最適化が、SLR 境界をまたぐ必要のあるロジック パスでは実行されなくなります。この方法でコードを変更し、Pblock を適切に使用することにより、SLR の境界を超える箇所が定義されます。