NoC IP を含むデザインの作成 - 2023.2 日本語

Vivado Design Suite ユーザー ガイド: IP インテグレーターを使用した IP サブシステムの設計 (UG994)

Document ID
UG994
Release Date
2023-10-18
Version
2023.2 日本語

Vivado IP インテグレーターでは、ネットワーク オン チップ (NoC) IP を物理的な NoC の論理表現として使用します。Versal アダプティブ SoC プラットフォーム デザインには、axi_noc および axis_noc IP コアのインスタンスが複数含まれる場合があります。各インスタンスは、物理的な NoC にマップされる 1 つまたは複数の接続と、各接続のサービス品質 (QoS) 要件を指定します。

Vivado IP インテグレーターにより、すべての論理 NoC インスタンスからの接続と QoS 情報がまとめられ、統合トラフィック仕様が作成されます。このトラフィック仕様は、NoC の最適な設定を算出するために使用されます。IP インテグレーターを使用して、NoC IP コアをカスタマイズおよび生成できます。IP の設定により、入力および出力ポートの数とタイプ、NoC を介する接続、およびメモリ コントローラーの設定を指定できます。

注記: NoC および統合メモリ コントローラー IP の詳細は、 『Versal Adaptive SoC Programmable Network on Chip and Integrated Memory Controller LogiCORE IP 製品ガイド』 (PG313) を参照してください。
電源/消費電力ヒント: NoC デザインが完了したら、Vivado Design Suitereport_power を使用するか、Xilinx Power Estimator (XPE) を使用して、消費電力を見積もることができます。XPE を使用するには、NoC デザインからの NOC_Power.xpe ファイルを XPE にインポートし、NoC およびシステムの合計消費電力がより正確に見積もられるようにします。