AI エンジン ハードウェア検証

Model Composer を使用した PID コントローラー デザイン - Versal ACAP 向け (XAPP1376)

Document ID
XAPP1376
Release Date
2022-03-09
Revision
1.0 日本語

AI エンジンAI エンジン+RTL、または AI エンジン+HLS ベースのデザインは、次の図に示すように Model Composer Hub の Generate Hardware Image をオンにするとハードウェアで実行できます。

図 1. VMC Hub の [Generate Hardware Image]

次の図に、ハードウェア検証フローを示します。ここでは、AI エンジン ハードウェア ベースのデザインを自動で検証し、4 チャネルの AI エンジン デザインのサンプル ベースの合否が COM ポートに表示されています。

図 2. COM ポートに表示されたハードウェア検証の結果

時間のかかるハードウェア デザインの再コンパイルではなく、テストベンチを変更するには、次の手順を実行します。

  1. テストベンチを変更する。
  2. VMC Hub を使用してもう一度シミュレーションを実行する。

ハードウェアを再コンパイルしなくてもテストベンチを入れ替えることができるため、デザインの完全なテストに必要な大規模なシミュレーション ベクター セットの検証を大幅に軽減できます。