C2H Channel Performance Cycle Count (0xC4) - 4.1 简体中文

DMA/Bridge Subsystem for PCI Express 产品指南 (PG195)

Document ID
PG195
Release Date
2023-11-24
Version
4.1 简体中文
表 1. C2H Channel Performance Cycle Count (0xC4)
位索引 默认 访问类型 描述
31:0 32'h0 RO

pmon_cyc_count[31:0]

运行时,按每个时钟递增。请参阅 Performance Monitor Control 寄存器 (0xC0) 的“清除”位和“自动”位以了解有关清除的信息。