功能特性总结 - 4.1 简体中文

DMA/Bridge Subsystem for PCI Express 产品指南 (PG195)

Document ID
PG195
Release Date
2023-11-24
Version
4.1 简体中文

DMA/Bridge Subsystem for PCI Express® 支持在主机存储器与 DMA 子系统之间移动数据。具体方式是对包含有关源、目标以及要传输的数据量的信息的“描述符”进行操作。这些直接存储器传输可在主机到卡 (H2C) 和卡到主机 (C2H) 传输中执行。DMA 可配置为包含单个 AXI4 主接口(供所有通道共享),或针对启用的每条通道包含 1 个 AXI4‑Stream 接口。存储器传输在已链接的描述符列表中按通道来执行,DMA 将从该列表中提取主机存储器和进程。诸如描述符完成和错误等事件均使用中断来发出信号。该核还提供最多 16 个用户中断连线,用于向主机生成中断。

主机能够通过以下 2 个接口直接访问用户逻辑:
AXI4‑Lite 主接口配置端口
此端口为固定 32 位端口,用于对用户配置和状态寄存器执行非性能关键性访问。
AXI 存储器映射主接口 CQ 旁路端口
此端口的宽度与 DMA 通道数据路径相同,用于对用户存储器执行高带宽访问,可满足诸如对等传输等应用的需求。

用户逻辑能够通过 AXI4‑Lite 从配置接口访问 DMA/Bridge Subsystem for PCIe 内部配置和状态寄存器。在此接口上主控的请求将不会被转发至 PCI Express