启用 XVC-over-PCIe 的 FPGA 设计 - 4.1 简体中文

DMA/Bridge Subsystem for PCI Express 产品指南 (PG195)

Document ID
PG195
Release Date
2023-11-24
Version
4.1 简体中文

传统上,AMD Vivado™ 调试是通过 JTAG 来执行的。默认情况下,Vivado 工具自动化可将AMD调试核连接到 FPGA 中的 JTAG BSCAN 资源以执行调试。为执行 XVC-over-PCIe 调试,此信息必须通过 PCIe 链路而不是 JTAG 线接口来发射。AMD Debug Bridge IP 支持您将调试网络通过 PCIe 扩展配置接口 (PCIe-XVC-VSEC) 或通过 PCIe BAR 的 AXI4‑Lite 存储器映射接口 (AXI-XVC) 连接到 PCIe

Debug Bridge IP 配置为From PCIe to BSCANFrom AXI to BSCAN之后即可为分别源于 PCIe 扩展功能或 AXI4‑Lite 接口的AMD调试网络提供连接点。Vivado 工具自动化可将此 Debug Bridge 实例连接到设计中找到的AMD调试核,而不是将其连接到 JTAG BSCAN 接口。对于设计而言,是将 Debug Bridge 连接到 PCIe 扩展配置空间还是将其连接到 AXI4‑Lite,这其中各有利弊。以下章节描述了这 2 种实现的实现注意事项和寄存器映射。