25G 支持的功能特性 - 4.1 简体中文

10G/25G High Speed Ethernet Subsystem 产品指南 (PG210)

Document ID
PG210
Release Date
2023-05-16
Version
4.1 简体中文
  • 完整的以太网 MAC 和 PCS 功能
  • 根据 25G 以太网联盟的 Schedule 3 设计
  • 统计数据和诊断
  • 66 位串行器/解串器 (SerDes) 接口,使用启用异步变速箱 (Asynchronous Gearbox) 的 AMD GTY 收发器
  • 暂停处理,包括IEEE802.3 标准的附录 31D(基于优先级的流量控制)
  • 低时延
  • 定制前导码和可调整的帧间间距
  • 可配置为 10.3125 Gb/s 运行速率(第 49 条)
  • 可选第 73 条自动协商
  • 可选第 72.6.10 条链路训练
  • 可选第 74 条 FEC - 简化循环代码 (2112, 2080)
  • 前向纠错 (RS-FEC) 子层(“Soft RS-FEC TX, Hard RS-FEC RX”选项,用于通过利用 UltraScale+ 器件中的 CMAC 块中存在的嵌入式 100G RS-FEC 功能来降低逻辑利用率)。
  • 可选第 108 条 RS FEC(仅限 25 Gb/s 运行速率)
  • 仅限 PCS 版本(含 25GMII 接口)
  • 64 位 AXI4-Stream 接口
  • 可选 AXI4-Lite 控制接口和状态接口
  • 支持 802.1CM (802.3br/802.1bu) 抢占功能(适用于 MAC+PCS/PMA 64 位 Base-R)