相关信息表 | |
---|---|
子系统规格 | |
支持的器件系列 1 |
AMD Versal™ 自适应 SoC AMD UltraScale+™ AMD UltraScale™ |
支持的用户接口 |
AXI4‑Stream 适用于 MAC 变体
XGMII 或 25GMII 适用于仅限 PCS 变体 |
资源 | 性能和资源使用情况网页 |
随子系统提供 | |
设计文件 | 加密寄存器传输级 (RTL) |
设计示例 | Verilog |
测试激励文件 | Verilog |
约束文件 | 赛灵思设计约束 (XDC) |
仿真模型 | Verilog |
支持的软件驱动程序 | Linux |
经过测试的设计流程 2 | |
设计输入 | Vivado Design Suite |
仿真 | 如需了解有关受支持的仿真器的信息,请参阅 Vivado Design Suite 用户指南:版本说明、安装和许可(UG973)。 |
综合 | Synopsys 或 Vivado 综合 |
支持 | |
版本说明和已知问题 | 主答复记录:64710 |
所有 Vivado IP 更改日志 | Vivado IP 主更改日志:72775 |
支持网页 | |
|
注释: 要访问 25G 规范,请访问 25G 以太网联盟网站。