PLL 和 SYS 时钟 - 4.1 简体中文

10G/25G High Speed Ethernet Subsystem 产品指南 (PG210)

Document ID
PG210
Release Date
2023-05-10
Version
4.1 简体中文
表 1. 选中“RUNTIME SWITCH”功能时的 PLL 和 SYS 时钟选择线路
名称 大小 I/O 描述
gt_drp_done_* 1 输入 指示 GT DRP 操作完成。用于复位 GT 模块。
注释: 在“Configuration”(配置)选项卡下选中“Runtime Switchable Mode”(运行时可切换模式)时,此端口可用。
txpllclksel_in_* 1 输入 TX PLL 时钟选择线路。
注释: 在“Configuration”选项卡下选中Runtime Switchable Mode时,此端口可用。
rxpllclksel_in_* 1 输入 RX PLL 时钟选择线路。

在“Configuration”选项卡下选中Runtime Switchable Mode时,此端口可用。

txsysclksel_in_* 1 输入 选择 TX PLL 时钟源以驱动 txoutclk。
注释: 在“Configuration”选项卡下选中Runtime Switchable Mode时,此端口可用。
rxsysclksel_in_* 1 输入 选择 RX PLL 时钟源以驱动 rxoutclk
注释: 在“Configuration”选项卡下选中Runtime Switchable Mode时,此端口可用。
rxafecfoken_* 1 输入 仅适用于 UltraScale+ 器件
rxdfecfokfcnum_* 1 输入 仅适用于 UltraScale+ 器件
speed_* 1 输入 此信号用于指示核的处理速度:

1'b1 = 10G 和 1'b0 = 25G

注释: 在“Configuration”(配置)选项卡下选中“Runtime Switchable Mode”(运行时可切换模式)时,此端口可用。
anlt_done_* 1 输出 指示自动协商和链路训练完成。
注释: 在“Configuration”(配置)选项卡下选中“Runtime Switchable Mode”(运行时可切换模式)时,此端口可用。
axi_ctl_core_mode_switch_* 1 输出 在“Configuration”选项卡下选中Include AXI4-Lite(包含 AXI4-Lite)并将 1 写入 0x0138 自清除寄存器以启动 GT DRP 操作时,此信号可用于在 10G 和 25G 之间切换线速率。
user_reg0_* 32 输出 来自 AXI4‑Lite 寄存器映射 user_reg0 寄存器的用户定义的信号。
注释: 在“Configuration”选项卡下选中Include AXI4-Lite interface(包含 AXI4-Lite 接口)时,此端口可用。
gt_drp_grant_* 1 输出 此信号表示 GT DRP 接口处于繁忙状态还是空闲状态。

1 表示 GT DRP 接口已准备就绪,可供读写访问。

0 表示 GT DRP 接口正忙于处理其他传输事务,无法进行读写访问。