LogiCORE 设计示例时钟设置和复位 - 3.3 简体中文

40G/50G High Speed Ethernet Subsystem 产品指南 (PG211)

Document ID
PG211
Release Date
2022-11-03
Version
3.3 简体中文

40G/50G High Speed Ethernet 子系统具有用于 RX 和 TX 路径的独立复位输入,这些路径可以单独断言有效。在 RX 和 TX 路径内,不同时钟域各自都有复位。复位过程很简单,唯一要求是对应时钟不稳定时复位必须保持断言有效。

40G/50G High Speed Ethernet 子系统负责确保不同复位在内部正确彼此交互且接口工作正常(即,不同复位断言有效/断言无效在顺序方面没有要求)。而您负责确保复位保持不变,直至对应时钟达到完全稳定状态为止。

注释: 40G/50G High Speed Ethernet 子系统的某些控制输入仅限在该核保持复位状态时才能进行修改。如果其中某一输入需要更改,则相应的 RX 或 TX AXI4-Stream 复位输入(rx_resettx_reset)必须断言有效,直至控制输入达到稳定状态为止。有关这些输入的列表,请参阅表 2-2。目前,所有复位与对应的时钟保持同步。也就是说,复位断言高电平有效时,对应时钟上必须有 0-1 转换,这样才能执行复位。

下图演示了您使用 Vivado 工具实现设计示例时的时钟设置和复位结构。