修订历史 - 3.3 简体中文

40G/50G High Speed Ethernet Subsystem 产品指南 (PG211)

Document ID
PG211
Release Date
2022-11-03
Version
3.3 简体中文

下表列出了本文档的修订历史。

章节 修订综述
2022 年 11 月 3 日 3.3 版
AXI4-Stream 接收接口 更新本章节中的时钟域名称
正常帧接收 更新章节
AXI4-Stream 发射接口 更新章节
2022 年 5 月 16 日 3.3 版
配置寄存器 将 reg 0154 重命名为 GT_WIZ_CONTROL_REG。
GT_WIZ_CONTROL_REG : 0154 添加位 3 到位 22。
公共时钟/复位信号 新增端口。
2021 年 10 月 27 日 3.2 版
不适用 更新 Versal GTM 支持
适用于 Versal ACAP 的常用收发器端口 更新本章节中的表格。
MODE_REG: 0008 更新表格。
STAT_GT_WIZ_REG: 04A0 更新表格。
适用于 GTM 的 SerDes 数据映射 更新表格。
2021 年 8 月 9 日 3.2 版
整个文档 编辑更新。
2021 年 8 月 6 日 3.2 版
RX 和 TX PCS 通道标记值 更新本章节中的表格。
“GT Selection and Configuration”选项卡 更新图像和表格。
RX 路径控制信号、状态信号和统计数据信号 更新本章节中的表格。
TX 暂停接口控制信号、状态信号和统计数据信号 更新本章节中的表格。
RX 暂停接口控制信号、状态信号和统计数据信号 更新本章节中的表格。
IEEE 1588 TX/RX 接口控制信号、状态信号和统计数据信号 更新本章节中的表格。
第 91 条 RS-FEC 接口控制信号、状态信号和统计数据信号 更新主题
2021 年 2 月 4 日 3.2 版
常规更新 新增对 Versal ACAP 的支持
2020 年 6 月 3 日 3.1 版
使用 AXI4-Lite 接口对 40G/50G High Speed Ethernet 执行开发板测试 更新主题
LogiCORE 设计示例时钟设置和复位 更新图
自定义和生成子系统 更新 Vivado 图形
设计示例层级(设计示例中包含 GT) 更新图形

调试自动协商和链路训练

使用 AXI4-Lite 接口调试自动协商和链路训练

新增调试主题
2019 年 10 月 30 日 3.0 版
使用 AXI4-Lite 接口对 40G/50G High Speed Ethernet 执行开发板测试 新增章节
2019 年 5 月 22 日 2.5 版
整个文档 更新 GTM 时钟和复位图。
利用子系统进行设计 新增表格
2018 年 12 月 5 日 2.4 版
整个文档 新增 GTM 时钟和复位图。

RSFEC 条款已从 108 更新为 91。

2018 年 4 月 4 日 2.3 版
时延 更新表格

新增有关 ctl_autoneg_bypass 信号的注释以及有关 runtime_switchable 信号的描述。

设计流程步骤 更新图示

为 GT RefClk(以 MHz 为单位)选项新增表注释

修订错别字:“udp”已替换为“upd”

AXI4-Lite 接口实现 新增 .h 头文件描述
2017 年 12 月 20 日 2.3 版
请阅读:重要法律声明 更新
产品规格

已将 ctl_tx_test_pattern 描述中的 3.42.3 更新为 3.42.7

新增有关表中无效前导码的注释

更新 stat_rx_bad_preamble 的描述

设计示例 新增有关表中无效前导码的注释

更新 send_continuous_pkts_* 的描述

2017 年 10 月 4 日 2.3 版
概述 更新表格
产品规格 新增 RX 和 TX 时延值

更新图示

在“连续传输”部分的第一段中新增澄清文本

在“统计数据计数器”部分中新增有关 STAT_*_MSB/LSB 寄存器的注释

在 SWITCH_CORE_SPEED_REG: 018C 表下方新增有关“Runtime Switch”模式的文本。

出口 新增时延值
设计流程步骤 更新屏幕显示

从表中移除“AN/LT 时钟”选项。

从 v2.2 到 v2.3 的更改 新增章节
2017 年 6 月 7 日 2.2 版
许可和订购 更新订购信息
时延 更新表。已将多个信号的 64 字节替换为 16 字节。
利用子系统进行设计 更新屏幕显示
从 v2.1 到 v2.2 的更改 新增章节
2017 年 4 月 5 日 2.1 版
功能特性 新增两项新功能
IP 相关信息 更新“支持的用户接口”行,在其中新增 128 位跨接接口
概述 更新
标准 更新
产品规格 新增图示
设计流程步骤 更新图示
TX 暂停生成 新增重要注释
参考资料 更新
2016 年 11 月 30 日 2.0 版
产品规格

已将“AXI4-Lite 寄存器空间”的“配置寄存器”小节第二句中的“tx_reset 和 rx_reset”更改为“s_axi_aresetn”并将“高电平有效”更改为“低电平有效”

设计流程步骤 更新表格,添加表注释
设计示例 在“状态寄存器”部分中新增有关清除状态寄存器的文本

在“统计数据计数器”部分中新增有关清除统计数据计数器的文本

2016 年 10 月 5 日 2.0 版
整个文档 新增 tick_reg_mode_sel 参考
利用子系统进行设计 更新图示
设计流程步骤 更新图示
RS-FEC 支持 新增章节
设计示例层级(设计示例中包含 GT) 新增章节
时延 新增章节
运行时可切换 新增章节
产品规格 新增寄存器信息
2016 年 6 月 8 日 1.1 版
产品规格 更新图示
利用子系统进行设计 更新图示
设计流程步骤 更新图示
升级 新增端口并修改端口名。
整个文档 已将“HSEC”更改为“40G/50G High Speed Ethernet Subsystem”

已通篇将 50GMII 更改为 XL/50GMII

TX 调试(缓冲器错误) 更新了描述
2016 年 4 月 6 日 1.0 版
初始版本 不适用