收发器控制端口和状态端口 - 1.3 简体中文

UltraScale+ 器件 Integrated Block for PCI Express 产品指南 (PG213)

Document ID
PG213
Release Date
2022-11-16
Version
1.3 简体中文

下表描述了用于调试收发器相关问题的端口。

重要: 收发器控制和状态接口中的端口必须根据相应的 GT 用户指南来驱动。使用下表中所列的输入信号可能导致 IP 核出现不可预测的行为。
表 1. 用于收发器调试的端口
端口 I/O 宽度 描述
gt_pcieuserratedone 输入 1 连接到收发器通道原语上的 PCIEUSERRATEDONE
gt_loopback 输入 3 连接到收发器通道原语上的 LOOPBACK
gt_txprbsforceerr 输入 1 连接到收发器通道原语上的 TXPRBSFORCEERR
gt_txinhibit 输入 1 连接到收发器通道原语上的 TXINHIBIT
gt_txprbssel 输入 4 PRBS 输入
gt_rxprbssel 输入 4 PRBS 输入
gt_rxprbscntreset 输入 1 连接到收发器通道原语上的 RXPRBSCNTRESET
gt_txelecidle 输出 1 连接到收发器通道原语上的 TXELECIDLE
gt_txresetdone 输出 1 连接到收发器通道原语上的 TXRESETDONE
gt_rxresetdone 输出 1 连接到收发器通道原语上的 RXRECCLKOUT
gt_rxpmaresetdone 输出 1 连接到收发器通道原语上的 TXPMARESETDONE
gt_txphaligndone 输出 1 连接到收发器通道原语的 TXPHALIGNDONE
gt_txphinitdone 输出 1 连接到收发器通道原语的 TXPHINITDONE
gt_txdlysresetdone 输出 1 连接到收发器通道原语的 TXDLYSRESETDONE
gt_rxphaligndone 输出 1 连接到收发器通道原语的 RXPHALIGNDONE
gt_rxdlysresetdone 输出 1 连接到收发器通道原语的 RXDLYSRESETDONE
gt_rxsyncdone 输出 1 连接到收发器通道原语的 RXSYNCDONE
gt_eyescandataerror 输出 1 连接到收发器通道原语上的 EYESCANDATAERROR
gt_rxprbserr 输出 1 连接到收发器通道原语上的 RXPRBSERR
gt_dmonitorout 输出 16 连接到收发器通道原语上的 DMONITOROUT
gt_rxcommadet 输出 1 连接到收发器通道原语上的 RXCOMMADETEN
gt_phystatus 输出 1 连接到收发器通道原语上的 PHYSTATUS
gt_rxvalid 输出 1 连接到收发器通道原语上的 RXVALID
gt_rxcdrlock 输出 1 连接到收发器通道原语上的 RXCDRLOCK
gt_pcierateidle 输出 1 连接到收发器通道原语上的 PCIERATEIDLE
gt_pcieuserratestart 输出 1 连接到收发器通道原语上的 PCIEUSERRATESTART
gt_gtpowergood 输出 1 连接到收发器通道原语上的 GTPOWERGOOD
gt_cplllock 输出 1 连接到收发器通道原语上的 CPLLLOCK
gt_rxoutclk 输出 1 连接到收发器通道原语上的 RXOUTCLK
gt_rxrecclkout 输出 1 连接到收发器通道原语上的 RXRECCLKOUT
gt_qpll1lock 输出 1 连接到收发器公用原语上的 QPLL1LOCK
gt_rxstatus 输出 3 连接到收发器通道原语上的 RXSTATUS
gt_rxbufstatus 输出 3 连接到收发器通道原语上的 RXBUFSTATUS
gt_bufgtdiv 输出 9 连接到收发器通道原语上的 BUFGTDIV
phy_txeq_ctrl 输出 2 PHY TX 均衡控制位
phy_txeq_preset 输出 4 PHY TX 均衡预置位
phy_rst_fsm 输出 4 PHY RST FSM 状态位
phy_txeq_fsm 输出 3 PHY RX 均衡 FSM 状态位 (Gen3)
phy_rxeq_fsm 输出 3 PHY TX 均衡 FSM 状态位 (Gen3)
phy_rst_idle 输出 1 PHY 处于空闲 (IDLE) 状态
phy_rrst_n 输出 1 同步复位(由 sys_clk 生成)
phy_prst_n 输出 1 同步复位(由 pipe_clk 生成)
gt_gen34_eios_det 输出 1 连接到 gtwizard IP 的 rxctrl0_out 端口
gt_txoutclk 输出 1 连接到收发器通道的 TXOUTCLK
gt_txoutclkfabric 输出 1 连接到收发器通道的 TXOUTCLKFABRIC
gt_rxoutclkfabric 输出 1 连接到收发器通道的 RXOUTCLKFABRIC
gt_txoutclkpcs 输出 1 连接到收发器通道的 TXOUTCLKPCS
gt_rxoutclkpcs 输出 1 连接到收发器通道的 RXOUTCLKPCS
gt_txpmareset 输入 1 连接到收发器通道的 TXPMARESET
gt_rxpmareset 输入 1 连接到收发器通道的 RXPMARESET
gt_txpcsreset 输入 1 连接到收发器通道的 TXPCSRESET
gt_rxpcsreset 输入 1 连接到收发器通道的 RXPCSRESET
gt_rxbufreset 输入 1 连接到收发器通道的 RXBUFRESET
gt_rxcdrreset 输入 1 连接到收发器通道的 RXDRRESET
gt_rxdfelpmreset 输入 1 连接到收发器通道的 RXDFELPMRESET
gt_txprogdivresetdone 输出 1 连接到收发器通道的 TXPROGDIVRESETDONE
gt_txpmaresetdone 输出 1 连接到收发器通道的 TXPMARESETDONE
gt_txsyncdone 输出 1 连接到收发器通道的 TXSYNCDONE
gt_rxprbslocked 输出 1 连接到收发器通道的 RXPRBSLOCKED
gt_dmonfiforeset 输入 1 连接到收发器通道的 DMONFIFORESET
gt_dmonitorclk 输入 1 连接到收发器通道的 DMONITORCLK
gt_qpll0lock 输出 1 连接到收发器通道的 QPLL0LOCK