通过 AXI 的 XVC-over-PCIe (AXI-XVC) - 1.3 简体中文

UltraScale+ 器件 Integrated Block for PCI Express 产品指南 (PG213)

Document ID
PG213
Release Date
2022-11-16
Version
1.3 简体中文

通过使用 AXI-XVC 方法,Debug Bridge IP 即可通过 AXI Interconnect IP 连接至 PCIe IP。Debug Bridge IP 采用与其它 AXI4-Lite 从接口 IP 相似的方法连接至 AXI Interconnect,并且同样要求为其分配特定的地址范围。原先此配置中的 debug_bridge IP 连接到控制路径网络,而不是系统数据路径网络。下图描述了 DMA Subsystem for PCIe IP 与 Debug Bridge IP 之间用于此实现的连接。

图 1. 含 AXI4-Lite 接口的 XVC over PCIe
注释: 虽然上图显示了 PCIe DMA IP,但在此图中,任何支持 AXI 的 PCIe IP 均可互换使用。

AXI-XVC 实现支持更高速的传输事务。但 XVC 调试流量与其它 PCIe 控制路径流量会通过相同的 PCIe 端口进行传递和互连,导致在此路径上执行传输事务调试的难度增加。因此,应使用 AXI-XVC 调试来调试特定的外设或差分 AXI 网络,而不是尝试对与 AXI-XVC 调试通信路径重叠的数据路径进行调试。