时钟 - 2.3 简体中文

Versal Adaptive SoC 600G Channelized Multirate Ethernet Subsystem (DCMAC) LogiCORE IP 产品指南 (PG369)

Document ID
PG369
Release Date
2023-11-08
Version
2.3 简体中文

下表列出了 DCMAC Subsystem 中存在的时钟。

表 1. 时钟
时钟 端口 描述 标称频率范围 (MHz) 1 超频速率 (MHz) 2
AXI4‑Lite s_axi_clk AXI4‑Lite 处理器接口时钟。 50 - 300 300
AXI

tx_axi_clk

rx_axi_clk

AXI4‑Stream 接口时钟。这些时钟供 AXI4‑Stream 接口使用。同时,还可供多个器件统计数据信号和流量控制信号使用。 195.3125 - 390.625 415.2512
core

tx_core_clk

rx_core_clk

用于驱动内部核逻辑的高速时钟。 390.625 -782 830.502
serdes tx_serdes_clk[5:0]

rx_serdes_clk[5:0]

GT 接口的逐端口高速时钟。 644.5313 - 664.0625 705.25 3
700 4
alt_serdes tx_alt_serdes_clk[5:0]

rx_alt_serdes_clk[5:0]

GT 接口的逐端口备用低频率时钟。 322.2656 - 332.0313 352.625 3
350 4
flexif tx_flexif_clk[5:0]

rx_flexif_clk[5:0]

逐端口 FLEX 接口时钟。 312.50 - 390.625 427.4242
macif tx_macif_clk

rx_macif_clk

MAC 接口时钟。 260.4167 - 390.625 415.2512
ts

ts_clk[5:0]

时间戳接口的逐端口时钟。 50 - 350 350.000
  1. 适用于 DCMAC Subsystem 的所有工作模式。所需频率取决于工作模式。
  2. -2 和更高速度等级的器件均支持“Overclocked Rate”(超频速率)选项。
  3. 对应收发器通道串行速率上限为 56.42 Gbps。
  4. 对应收发器通道串行速率高于 56.52 Gbps 且上限为 112 Gbps。