按设计进程浏览内容 - 2023.2 简体中文

Versal 自适应 SoC 硬件、IP 和平台开发方法指南 (UG1387)

Document ID
UG1387
Release Date
2023-11-15
Version
2023.2 简体中文

AMD 自适应计算文档按一组标准设计进程进行组织,以便帮助您查找当前开发任务相关的内容。您可以在设计中心页面上访问 AMD Versal™ 自适应 SoC 设计流程。您还可以使用设计流程助手来更深入了解设计流程,并找到特定于预期设计需求的内容。

硬件、IP 和平台开发
为硬件平台创建 PL IP 块、创建 PL 内核、功能仿真以及评估 AMD Vivado™ 时序收敛、资源使用情况和功耗收敛。还涉及为系统集成开发硬件平台。

如需获取更多方法论相关信息,请参阅以下文档:

系统和解决方案规划
确认系统级别的组件、性能、I/O 和数据传输要求。包括解决方案到 PS、PL 和 AI 引擎的应用映射。请参阅 Versal 自适应 SoC 设计指南(UG1273) Versal 自适应 SoC 系统和解决方案规划方法指南(UG1504)
嵌入式软件开发
基于硬件平台来创建软件平台,并使用嵌入式 CPU 开发应用代码。还涵盖 XRT 和计算图 API。请访问此链接以参阅 AI 引擎工具和流程用户指南 (UG1076) 中的相应内容。
AI 引擎开发
创建 AI 引擎计算图及内核、库用法、仿真调试与剖析以及算法开发。还包含 PL 与 AI 引擎内核的集成。请参阅 AI 引擎工具和流程用户指南 (UG1076) AI 引擎内核与计算图编程指南(UG1079)
系统集成与确认
集成和确认系统功能性能,包括时序收敛、资源使用情况和功耗收敛。请参阅 Versal 自适应 SoC 系统集成和确认方法指南(UG1388)
开发板系统设计
通过板级原理图和开发板布局来设计 PCB。还包含功耗、散热以及信号完整性注意事项。请参阅 Versal 自适应 SoC 开发板系统设计方法指南(UG1506)