堆叠硅片互联 (SSI) 技术器件包含多个由中介层连接的超级逻辑区域 (SLR)。中介层连接被称为超长线路 (SLL)。当跨 SLR 交汇时会发生延迟惩罚。为了尽量降低 SLL 延迟对设计的影响,请对设计进行布局规划以避免在关键路径内包含 SLR 交汇。通过布局规划来最大限度减少 SLR 交汇,使遇到问题的模块仅保持在单一 SLR 内,这样也可以改进以 SSI 技术器件为目标的设计的时序和可布线性。
堆叠硅片互联 (SSI) 技术器件包含多个由中介层连接的超级逻辑区域 (SLR)。中介层连接被称为超长线路 (SLL)。当跨 SLR 交汇时会发生延迟惩罚。为了尽量降低 SLL 延迟对设计的影响,请对设计进行布局规划以避免在关键路径内包含 SLR 交汇。通过布局规划来最大限度减少 SLR 交汇,使遇到问题的模块仅保持在单一 SLR 内,这样也可以改进以 SSI 技术器件为目标的设计的时序和可布线性。