数据路径和传输层 - 2023.2 简体中文

Versal 自适应 SoC 系统和解决方案规划方法指南 (UG1504)

Document ID
UG1504
Release Date
2023-11-15
Version
2023.2 简体中文

在嵌入式设计中,数据路径的主要目的是采集系统应用中感兴趣的数据流。对于视觉处理系统,数据流可能包含来自图像传感器(如,摄像头、LiDAR 等)的传入数据,这些数据存储在片上和片外系统存储器(例如,BRAM、UltraRAM、DRAM)以供内联处理。对于网络系统,数据流可能是 2 种标准(如以太网和 Interlaken)之间的协议桥接器。

PL 加速器数据路径(入口和出口)映射到 AXI4‑Stream 接口和控制接口,后两种接口则映射到 AXI 存储器映射互连。控制接口支持通过软件栈来控制这些加速器。

同样,AI 引擎加速器数据路径映射到 AXI4‑Stream 接口。AI 引擎内核具有运行时参数 (RTP) 接口,支持运行时更新。您可通过 Xilinx Runtime (XRT) API 访问 RTP 功能特性。AI 引擎还支持全局存储器访问 DDR 存储器以查找特定于应用的缓冲器。