QDR-IV 应用的信号和连接方式

Versal 自适应 SoC PCB 设计 用户指南 (UG863)

Document ID
UG863
Release Date
2023-09-14
Revision
1.7 简体中文

下表显示了 QDR-IV 应用需要使用的信号。应用包括 2x18(36 位)接口和 2x36(72 位)接口。

表 1. QDR-IV 信号定义
信号 描述 所需 PCB 终端 信号布线方法
时钟信号
CK_P/CK_N 地址/命令时钟 无,使用 ODT 点对点

DKA_P/N[1:0]

DKB_P/N[1:0]

数据写入时钟 无,使用 ODT 点对点

QKA_P/N[1:0]

QKB_P/N[1:0]

数据读取时钟 无,使用 ODT 点对点
地址信号

A[21:0](2x18,36 位)

A[20:0](2x36,72 位)

地址 无,使用 ODT 点对点
命令信号
AP 地址奇偶校验 无,使用 ODT 点对点
AINV 地址反转 无,使用 ODT 点对点
CFG_N 模式寄存器配置 无,使用 ODT 点对点

LBK0_N

LBK1_N

用于 Addr/Cmd/CK 去歪斜的环回模式 无,使用 ODT 点对点

LDA_N

LDB_N

同步负载 无,使用 ODT 点对点

RWA_N

RWB_N

同步读写 无,使用 ODT 点对点
数据信号

DQA[17:0](2x18,36 位)

DQB[17:0](2x18,36 位)

DQA[35:0](2x36,72 位)

DQB[35:0](2x36,72 位)

数据 无,使用 ODT 点对点

QVLDA[1:0]

QVLDB[1:0]

输出数据有效 不使用
杂项信号
RST_N 复位 4.7 kΩ 到远端 GND 下拉
PE_N 地址奇偶校验错误输出 无,直接连接 点对点
仅限 QDR-IV 器件

DINVA[1:0]

DINVB[1:0]

数据反转 通过 100Ω 将各信号绑定到 GND 下拉
ZQ_ZT 外部阻抗 将 220Ω 绑定到 GND 每个器件 1 个
仅限自适应 SoC

IO_VR_700

IO_VR_800(如果存在)

校准参考

240Ω 到 VCCO_700

240Ω 到 VCCO_800(如果存在)

 

下图显示了 QDR-IV 器件的概念点对点布线。

图 1. QDR-IV 器件的点对点连接