RLDRAM3 信号的时序约束规则

Versal 自适应 SoC PCB 设计 用户指南 (UG863)

Document ID
UG863
Release Date
2023-09-14
Revision
1.7 简体中文

下表定义了各组的时序约束及其目标,用户可根据此处表中所示在 PCB 布局软件工具中输入时序约束。为了确定偏差,应始终包括自适应 SoC 封装延迟。

表 1. RLDRAM3 信号的偏差约束规则(x18 器件) 1
偏差约束 管脚对组合 最小值 (ps) 最大值 (ps) 目标
地址/命令到时钟 自适应 SoC 到 RLD3 器件 -8 +8

A[20:0]

BA[3:0]

CS_B

REF_B

WE_B

CK
数据到 DK0 自适应 SoC 到 RLD3 器件 -100 +100

DQ[8:0]

DM0

DK0
数据到 DK1 自适应 SoC 到 RLD3 器件 -100 +100

DQ[17:9]

DM1

DK1
数据到 QK0 自适应 SoC 到 RLD3 器件 -100 +100 DQ[8:0] QK0
数据到 QK1 自适应 SoC 到 RLD3 器件 -100 +100 DQ[17:9] QK1
数据写入时钟到地址/命令时钟 自适应 SoC 到 RLD3 器件 -110 +110 DK0

DK1

CK
数据读取时钟到地址/命令时钟 自适应 SoC 到 RLD3 器件 -85 +85 QK0

QK1

CK
时钟 2 自适应 SoC 到 RLD3 器件 0 2

CK

CK_B

-
DK0 2 自适应 SoC 到 RLD3 器件 0 2

DK0

DK0_B

-
DK1 2 自适应 SoC 到 RLD3 器件 0 2

DK1

DK1_B

-
QK0 2 自适应 SoC 到 RLD3 器件 0 2

QK0

QK0_B

-
QK1 2 自适应 SoC 到 RLD3 器件 0 2

QK1

QK1_B

-
  1. 所有偏差计算都包括自适应 SoC 封装延迟。
  2. 哪个信号快或慢不重要,但二者的时间差不应超过规定值。
表 2. RLDRAM3 信号的偏差约束规则(x36 器件) 1
偏差约束 管脚对组合 最小值 (ps) 最大值 (ps) 目标
地址/命令到时钟 自适应 SoC 到 RLD3 器件 -8 +8

BA[3:0]

A[20:0]

CS_B

REF_B

WE_B

CK
数据到 DK0 自适应 SoC 到 RLD3 器件 -100 +100

A[20:0]

DQ[8:0]

DQ[26:18]

DM0

DK0
数据到 DK1 自适应 SoC 到 RLD3 器件 -100 +100

DQ[17:9]

DQ[35:27]

DM1

DK1
数据到 QK0 自适应 SoC 到 RLD3 器件 -100 +100 DQ[8:0] QK0
数据到 QK1 自适应 SoC 到 RLD3 器件 -100 +100 DQ[17:9] QK1
数据到 QK2 自适应 SoC 到 RLD3 器件 -100 +100 DQ[26:18] QK2
数据到 QK3 自适应 SoC 到 RLD3 器件 -100 +100 DQ[35:27] QK3
数据写入时钟到地址/命令时钟 自适应 SoC 到 RLD3 器件 -110 +110 DK0

DK1

CK
数据读取时钟到地址/命令时钟 自适应 SoC 到 RLD3 器件 -85 +85 QK0

QK1

QK2

QK3

CK
时钟 2 自适应 SoC 到 RLD3 器件 0 2

CK

CK_B

-
DK0 2 自适应 SoC 到 RLD3 器件 0 2

DK0

DK0_B

-
DK1 2 自适应 SoC 到 RLD3 器件 0 2

DK1

DK1_B

-
QK0 2 自适应 SoC 到 RLD3 器件 0 2

QK0

QK0_B

-
QK1 2 自适应 SoC 到 RLD3 器件 0 2

QK1

QK1_B

-
QK2 2 自适应 SoC 到 RLD3 器件 0 2

QK2

QK2_B

-
QK3 2 自适应 SoC 到 RLD3 器件 0 2

QK3

QK3_B

-
  1. 所有偏差计算都包括自适应 SoC 封装延迟。
  2. 哪个信号快或慢不重要,但二者的时间差不应超过规定值。