使用地址镜像来简化蛤壳布线

Versal 自适应 SoC PCB 设计 用户指南 (UG863)

Document ID
UG863
Release Date
2023-09-14
Revision
1.7 简体中文

虽然蛤壳拓扑具有诸如开发板占用空间更小等优势,但存储器器件封装管脚位置不对称的性质可能导致顶层和底层间存储器器件下区域内布线更拥塞。此布线拥塞可能导致串扰更强,因为所含接地回路过孔少于其他拓扑,并且顶层和底层短截线走线更长。地址镜像可用于更改存储器器件上某些管脚的功能以与其相邻的上方或下方管脚直接对应。针对信号壳使用一个过孔,并且每个器件的接合焊盘均含一条短截线。如需了解地址镜像定义,请参阅 JEDEC 规范 JESD21-C。根据下表所述,针对 DDR4 SDRAM 可生成 12 个命令/地址/控制管脚镜像。

重要: CS0 和 Byte 0 (DQ[7:0]) 必须与非镜像器件相关联,以便成功完成校准。
表 1. 针对 DDR4 SDRAM 允许的镜像管脚
存储器控制器管脚 DRAM 管脚(非镜像) DRAM 管脚(镜像)
A3 A3 A4
A4 A4 A3
A5 A5 A6
A6 A6 A5
A7 A7 A8
A8 A8 A7
A11 A11 A13
A13 A13 A11
BA0 BA0 BA1
BA1 BA1 BA0
BG0 1 BG0 BG1
BG1 1 BG1 BG0
  1. 仅当存储器器件上存在管脚 BG1 时,方可生成 BG0 和 BG1 镜像。