系统窗口看门狗定时器

Versal 自适应 SoC PCB 设计 用户指南 (UG863)

Document ID
UG863
Release Date
2023-09-14
Revision
1.7 简体中文

SWDTx_WS0/SWDTx_WS1 与 SWDTx_CLK 之间的建议偏差在 ±100 ps 范围内。

确保满足 Versal 与 WWDT 器件的 VIH/VIL 和 VOH/VOL 电平要求:

  • Versal 器件值可以在 Versal 自适应 SoC 数据手册的“PSIO 电平”章节中找到。
  • 务必为所使用的电压选择正确的电平(即 LVCMOS18、LVCMOS33)。