蛤壳拓扑

Versal 自适应 SoC PCB 设计 用户指南 (UG863)

Document ID
UG863
Release Date
2023-09-14
Revision
1.7 简体中文

蛤壳拓扑将组件布局在开发板两侧(顶部和底部),模拟多列 DIMM 的地址镜像概念,从而节省组件面积。地址镜像旨在改善地址端口和控制端口的信号完整性,同时简化 PCB 布线。仅限 DDR4 单列组件方可支持蛤壳拓扑。“Clamshell”(蛤壳)选项可在 NoC 配置 GUI 的“DDR Memory”(DDR 存储器)选项卡上找到。

组件拆分为两类,分别称为非镜像式组件和镜像式组件。在设计中为镜像式组件额外添加了一个芯片选择信号,如下图所示。在此示例的图示中,除了两个芯片选择信号外还显示了两对 CK,因为如果将负载集中在一对 CK 上,将导致其负载超过九个裸片,并含有五个单列 x16 DDP 器件。一对 CK 上的负载如果超过九个裸片,就会导致信号完整性问题。

图 1. 蛤壳配置示例