“Global Clock Source Details”表 - 2023.2 简体中文

Vivado Design Suite 用户指南: 设计分析与收敛技巧 (UG906)

Document ID
UG906
Release Date
2023-10-19
Version
2023.2 简体中文

“Global Clock Source Details”(全局时钟源详情)表显示了每个时钟生成器输出的全局时钟连接和时序时钟信息。下图显示了 MMCM (src0/src1) 的每个输出到时钟缓冲器的连接。src1 的输出 CLKOUT0 用于驱动 2 个全局时钟:g7 和 g8。

图 1. Report Clock Utilization -“Global Clock Source Details”表

下表中列出了“Global Clock Source Details”表中的列。

表 1. “Global Clock Source Details”表中包含以下列
描述
Source Id(源 ID) 表示生成原语的时钟的 ID。
Global Id(全局 ID) 表示由全局时钟源管脚驱动的全局时钟 ID。
Driver Type/Pin(驱动程序类型/管脚) 表示生成时钟的输出原语管脚。
Constraint(约束)

表示用户物理约束,其中包含应用于时钟缓冲器的最高优先级。优先级规则如下所示:

  1. LOC
  2. PBLOCK
Site(站点) 表示由用户或 Vivado 实现工具所设置的全局时钟源位置。
Clock Region(时钟区域) 表示时钟源所在的器件时钟区域。
Clock Loads(时钟负载) 表示已连接到全局时钟源管脚的时钟管脚负载数量。
Non-Clock Loads(非时钟负载) 表示非时钟管脚负载(例如,FDCE/CE 管脚)的数量。
Source Clock Period(源时钟周期) 表示由全局时钟源管脚生成的时序时钟的周期 (ns)。如果在同一个时钟信号线上有多个时钟在传输,则报告最小的时钟周期。
Clock(时钟) 表示由全局时钟源管脚生成的时序时钟的名称。如果在同一个时钟信号线上有多个时钟在传输,则报告“Multiple”。
Driver Pin(驱动程序管脚) 表示全局时钟源管脚的逻辑名称。
Net(信号线) 表示连接到全局时钟源管脚的时钟信号线段的逻辑名称。