TIMING-40:在跨 SLR 的 OSERDESE3 CLK 与 CLKDIV 管脚之间存在最大偏差违例 - 2023.2 简体中文

Vivado Design Suite 用户指南: 设计分析与收敛技巧 (UG906)

Document ID
UG906
Release Date
2023-10-19
Version
2023.2 简体中文

OSERDESE3 实例 <NETLIST_ELEMENT> 上的 CLK 管脚与 CLKDIV 管脚之间存在最大偏差违例,并且时钟网络跨 SLR 才能到达时钟管脚。不建议从布局在另一个 SLR 内的时钟源来驱动 OSERDESE3 CLKCLKDIV。请检查您的设计。