ISERDESE3 和 IDDRE1 时钟设置 - 2023.2 简体中文

适用于 FPGA 和 SoC 的 UltraFast 设计方法指南 (UG949)

Document ID
UG949
Release Date
2023-11-29
Version
2023.2 简体中文

对于 UltraScaleUltraScale+ 器件中的 ISERDESE3 和 IDDRE1 时钟设置,在时钟和反相时钟管脚之间存在最大偏差要求。为满足最大偏差要求,AMD 建议在使用局部反转时,对时钟和反相时钟管脚使用单一信号线。

在下图中,左侧显示的是使用 MMCM 的 CLKOUT0B 输出的次优配置。图右侧显示的是在 ISERDESE3 和 IDDRE1 的 CLK_B 和 CB 管脚上使用局部反转的理想配置。使用最优化配置可以保证使用较少的全局时钟资源时能够满足最大偏差要求。

图 1. 针对 ISERDESE3 和 IDDRE1 的次优到最优时钟拓扑