SLR0 内的资源规划 - 2023.2 简体中文

适用于 FPGA 和 SoC 的 UltraFast 设计方法指南 (UG949)

Document ID
UG949
Release Date
2023-11-29
Version
2023.2 简体中文

正确管理 HBM AXI 接口和 SLR0 中的其他逻辑可以提供最佳结果质量 (QoR) 并最大程度减少布线拥塞。以下是 HBM 器件中 SLR0 的部分常见设计规划注意事项:

  • 对于大量使用 HBM AXI 接口的设计,请规划降低 SLR0 中非 HBM 逻辑的总体互连结构使用率,以适应 HBM AXI 接口的资源需求。
  • 在 SLR0 中使用 MIG IP 会导致位于器件 I/O 列旁的 HBM AXI 接口难以达成时序收敛。当使用 MIG IP 时,考虑使用位于 SLR2 或 SLR1 中的 I/O 列。
  • 请注意 HBM AXI 接口的地址范围和物理位置,这些可能会影响设计的时延和带宽。为了优化 HBM 性能,请在器件上已寻址的 HBM 堆栈所在的同一侧使用物理 HBM AXI 接口。