使用基准时钟 - 2023.2 简体中文

适用于 FPGA 和 SoC 的 UltraFast 设计方法指南 (UG949)

Document ID
UG949
Release Date
2023-11-29
Version
2023.2 简体中文

基准时钟(即传入开发板时钟)应在以下情况下使用:当它直接控制 I/O 路径时序单元,而不遍历任何时钟修改块时。I/O 延迟线不能视作为时钟修改块,因为这些延迟线仅影响时钟插入延迟,不影响波形。在 定义输入延迟定义输出延迟 中提供的 2 个示例中演示了此情境。大多数情况下,外部器件的接口特性是根据相同开发板时钟定义的。

当以采用零保持时间违例 (ZHOLD) 模式的器件内的 PLL 或 MMCM 补偿基准时钟时,I/O 路径时序单元连接到基准时钟的内部副本(例如,生成时钟)。由于两个时钟的波形完全相同,AMD 建议使用基准时钟作为输入/输出延迟约束的参考时钟。

图 1. 时钟路径中存在 ZHOLD MMCM 时的输入延迟

这些约束与 定义输入延迟 中提供的示例完全相同,因为 ZHOLD MMCM 充当具有负插入延迟的时钟缓冲器,此插入延迟对应于补偿的量。