约束输入和输出端口 - 2023.2 简体中文

适用于 FPGA 和 SoC 的 UltraFast 设计方法指南 (UG949)

Document ID
UG949
Release Date
2023-11-29
Version
2023.2 简体中文

除了指定设计的每个端口的位置和 I/O 标准外,还必须指定输入和输出延迟约束以描述进出器件接口的外部路径的时序。这些延迟是根据通常同样在开发板上生成并进入器件的时钟来定义的。在某些情况下,如果与 I/O 路径相关的时钟所含波形不同于开发板时钟的波形,那么必须根据虚拟时钟来定义延迟。

重要: 只能为使用 I/O 逻辑的接口(例如,ISERDES/OSERDES/IDDR/ODDR/IOB 寄存器或互连结构)约束 I/O 延迟。如需了解组件模式时序相关准则,请参阅 使用 SelectIO 接口组件原语进行设计(XAPP1324)。对于使用 UltraScale 器件 SelectIO 本机模式创建的高速 I/O 接口,请参阅答复记录 68618